ВходНаше всё Теги codebook 无线电组件 Поиск Опросы Закон Суббота
27 апреля
264467 Топик полностью
Evgeny_CD, Архитектор (29.07.2011 16:46, просмотров: 406) ответил Evgeny_CD на Зачитал я тут доку на свежий Microblaze (Xilinx) и протащился! (Я не знаю, есть это в NIOS-II (Altera) или нет – читал в описываемой части токо доку по Microblaze) [upd: добавил Spartan-3E для сравнения].
Lattice MachXO2 -> просто создан для такой архитектуры!!!! При цене сопроцессора $7!!! http://caxapa.ru/264432.html
Пораскинув мозгами, можно сделать несложную последовательную шину и протокол к ней, позволяющий отображать память Host и Slave процессора друг на друга! С CRC, квитированием и прочими приятными мелочами. И при этом HOST процессор не будет тормозить. Все данные от периферии у него будут в памяти в виде удобных структур - бери и юзай! Память у хоста динамическая, ее много, так что забуферизировать можно по взрослому... Синхронизировать кучку проциков на плате с точностью 100 нс и несколько мкс при длине соедиений до 10м - не так уж и сложно. И тогда система становится неограниченно масштабируемой....