16+
Понедельник
21 октября
Вход |Карта сайта |Upload |codebook | PARTS

 О смысле всего сущего 0xFF

 Средства и методы разработки

 Мобильная и беспроводная связь

 Блошиный рынок Объявления

caxapa

Микроконтроллеры ARM 

AVR PIC MSP PLD,FPGA,DSP 

Кибернетика Технологии 

Схемы, платы, компоненты 

Программируемая логика и ЦОС

 
Новая темаПравила РегистрацияСтатистика Архив
Вернуться в конференциюТопик полностью
ыыыы  (16.08.2011 17:57) , в ответ на "не оно" на модели - это примерно так. Когда мы разбирались с кодеками JPEG под ARM7, то выяснилось, что в реальности, на dct, квантователь и хаффман приходится по ~1/3 процессорного времени (при условии максимально быстрой реализации всего). автор: Evgeny_CD
во всей этой прекрасной идее упускается feedback. ну то есть - придумали модель, разложили ее в TLM, после написали RTL - это прямой путь. после этого для получения скорости в RTL (а проблемы со скоростью вылазят даже не на RTL, а на плейсменте 
нетлиста на физическую сущность) внесли модификации - например регистровые задержки. как раскрутить обратно и получить влияние этих задержек на уровне исходной модели - никто не знает (а если был где-то использован автоматический транслятор - то вообще конец). то есть либо исходную модель должны писать надмозги, которые кроме алгоритма представляют архитектуру ПЛИС или wireload модель АЗИКа :), либо, что более реально, длинный путь от идеи разбивается на несколько (повторяюсь) модель-TLM, TLM-RTL, RTL-netlist, netlist-chip|FPGA, где на стыках сидят люди и есть тулзов для согласования (formality, primetime и т.п.). и эти люди могут в обе стороны транслировать как идеи, так и коррекции от feedback.
Главная | Карта сайта | О проекте | Проекты | Файлообменник | Регистрация | Вебмастер | RSS
Лето 7528 от сотворения мира. При использовании материалов сайта ссылка на caxapу обязательна.
MMI © MMXIX