-
- В длине инструкций и, возможно, в связанном с большой макс. длиной инструкции параллелизме или типа того. Мущщина(568 знак., 24.10.2014 20:56)
- Я не зря именно про Cortex-M0 написал. Для такого класса процов большая тактовая вредна. Гораздо важнее иметь 0wait FLASH, что в комплекте с бесконвейерной архитектурой дает почти полное отсутствие латентности по прерываниям. Есть куча приложений, Evgeny_CD(26 знак., 25.10.2014 08:46)
- С какой радости она вредна?:-) Cortex и Flash в разной системе координат находятся. - Мущщина(27.10.2014 10:51)
- Ерунду пишешь. Для этого критичный код кладётся в ОЗУ. - fk0123(25.10.2014 22:48, )
- сомневаюсь что там все 48 разрядов всасываются за раз. думаю - что это данные, которые подсасываются на второй такт. - Mahagam(24.10.2014 23:56)
- Дык а что тут особо сомнительного? 48 разрядов- это, по нынешним временам, мелочь. Тот же tms320c6x за один раз сосет 256 разрядов и не подавится. Мущщина(240 знак., 27.10.2014 11:00)
- Наличие второго такта ведь подразумевает наличие и конвейера (на 2 такта) - ANV(26.10.2014 04:06)
- ага, щаз. если m68k, 1979 года рождения, команду вроде до 12 тактов ковырял - он что? имеет 12-ти ступенчатый конвейер? - Mahagam(26.10.2014 11:58)
- С каких пор десериализатор стал называться конвейером? - SciFi(26.10.2014 04:10)
- Хз с каких пор. Если частота проца 75 МГц то или и флеш должна иметь такое же быстродействие или должны быть схемы "широкого" чтения флеши с буфером откуда потом проц читает данные, например как в STM32 и прочих сделано. Что бы проц не простаивал ANV(185 знак., 26.10.2014 19:54)
- Вы что-то путаете. А насчет быстрой FLASH в МК - есть оно в природе - 100 MHz -Toshiba NANO FLASH™, 70 MHz - у Spansion (бывшие Cortex-M от Fujitsu) - Vit(26.10.2014 20:34)
- По слухам, Renesas - чемпион в этом виде спорта. - SciFi(26.10.2014 21:02)
- Вы что-то путаете. А насчет быстрой FLASH в МК - есть оно в природе - 100 MHz -Toshiba NANO FLASH™, 70 MHz - у Spansion (бывшие Cortex-M от Fujitsu) - Vit(26.10.2014 20:34)
- Хз с каких пор. Если частота проца 75 МГц то или и флеш должна иметь такое же быстродействие или должны быть схемы "широкого" чтения флеши с буфером откуда потом проц читает данные, например как в STM32 и прочих сделано. Что бы проц не простаивал ANV(185 знак., 26.10.2014 19:54)
- Я не зря именно про Cortex-M0 написал. Для такого класса процов большая тактовая вредна. Гораздо важнее иметь 0wait FLASH, что в комплекте с бесконвейерной архитектурой дает почти полное отсутствие латентности по прерываниям. Есть куча приложений, Evgeny_CD(26 знак., 25.10.2014 08:46)
- В длине инструкций и, возможно, в связанном с большой макс. длиной инструкции параллелизме или типа того. Мущщина(568 знак., 24.10.2014 20:56)