16+
Суббота
25 февраля
Вход |Карта сайта | |Upload |codebook | PARTS

 О смысле всего сущего 0xFF

 Средства и методы разработки

 Мобильная и беспроводная связь

 Блошиный рынок Объявления

caxapa

Микроконтроллеры ARM 

AVR PIC MSP PLD,FPGA,DSP 

Кибернетика Технологии 

Схемы, платы, компоненты 

Микроконтроллеры

 
   Новая тема Правила Регистрация Поиск »» Архив
Вернуться в конференциюТопик полностью
teap0t  (27.11.2016 13:11 - 27.11.2016 13:18) , в ответ на Кто-то уже раньше это пожелание выдвинул - прерывание за один такт. Я же сейчас детализирую, как представляю такую реализацию. автор: Ксения
Такая схема (без автоматического переключения регистров) реализована в MCS-51. Есть четыре набора регистров, к которым можно обращаться по именам R0..R7, причём R0 и R1 допускают косвенную адресацию по своему содержимому 
во внутренней оперативной памяти или в нулевой странице внешней памяти. Переключаются регистровые банки двумя битами в регистре статуса (PSW). Ничто не мешает использовать их в указанном вами варианте (требует одной двухбайтовой команды модификации PSW в обработчике прерывания), и очевидно, что проектировщик - Intel - предполагал в т.ч. такое их использование. Регистровые наборы располагаются во внутренней оперативке друг за другом и допускают обращение по прямым адресам (а не символьным именам "Rx"). P.S. Прежде, чем предлагать своё домотканное, стоит познакомиться с делами предшественников: многие вопросы давно были решени многими разными способами. Евгений СД бьётся над вашей темнотой, старается помочь вам поднять взор от продукции Атмела, но тщетно.
Главная | Карта сайта | О проекте | Проекты | Файлообменник | Регистрация | Вебмастер | RSS
Лето 7525 от сотворения мира. При использовании материалов сайта ссылка на caxapу обязательна.
MMI © MMXVII