16+
Суббота
21 июля
Вход |Карта сайта | |Upload |codebook | PARTS

 О смысле всего сущего 0xFF

 Средства и методы разработки

 Мобильная и беспроводная связь

 Блошиный рынок Объявления

caxapa

Микроконтроллеры ARM 

AVR PIC MSP PLD,FPGA,DSP 

Кибернетика Технологии 

Схемы, платы, компоненты 

Кибернетика

 
   Новая тема Правила Регистрация Поиск »» Архив
Вернуться в конференциюТопик полностью
Экспериментатор  (05.04.2018 19:59) , в ответ на У меня на работе есть железки, деланные новосибирцами. Они по Ethernet гоняют потоки E1, восстанавливая синхронизацию по потоку фреймов. Железки используют метки времени в каждом фрейме и измеряют как джиттер, так и петлевую задержку в канале. Там автор: Nikolay_Po
"Лишь проведя большое количество измерений различных ПК можно понять, насколько актуальна проблема." - у меня есть такие данные для COM-port, для Ethernet в процессе накопления.  
Диапазон железа: от Geode800 до i7 четвертого поколения. Операционная система вызывает спонтанные квантовые переходы :), но базовые линии определяются на более низком уровне. А какое время получается от входа FPGA до выхода FPGA в аналогии с перемкнутыми TXD-RXD на COM-port, т.е когда две платы соединены прямым кабелем, а вторая плата отражает обратно принятые данные? Интересует 10, 100 и 1000Мбит/c.
Главная | Карта сайта | О проекте | Проекты | Файлообменник | Регистрация | Вебмастер | RSS
Лето 7526 от сотворения мира. При использовании материалов сайта ссылка на caxapу обязательна.
MMI © MMXVIII