16+
Среда
20 марта
Вход |Карта сайта | |Upload |codebook | PARTS

 О смысле всего сущего 0xFF

 Средства и методы разработки

 Мобильная и беспроводная связь

 Блошиный рынок Объявления

caxapa

Микроконтроллеры ARM 

AVR PIC MSP PLD,FPGA,DSP 

Кибернетика Технологии 

Схемы, платы, компоненты 

Средства и методы разработки

 
   Новая тема Правила Регистрация Поиск »» Архив
Вернуться в конференциюТопик полностью
Ксения  (03.01.2019 13:45 - 03.01.2019 13:47) , в ответ на STM8 не RISC, а совсем даже CISC автор: AlexG
Вам лучше знать, но у меня впечатление таково, что IAR делает компиляторы, сразу привязанные к процессору, не стремясь к универсальности. А в этом случае особо без разницы, как архитектура называется. Например, кусочно: как пишется в кодах данного 
процессора условный переход с одной и двумя ветвями, как организуются циклы for и while, как передавать параметры в функцию, как создавать и уничтожать локальные переменные/объекты, тактика использования регистров вместо памяти и наоборот, библиотечные функции для арифметических операций и сдвигов (если прямых команд для этого у процессора нет). Эмуляция математических функций, которую желательно написать на ассемблере. Аллокация памяти под классы C++. И очень многое другое. Всё это на виртуальной машине не задашь, будь она хоть трижды RISC :), а надо спускаться на hardware-уровень и конструировать эти механизмы там.
Главная | Карта сайта | О проекте | Проекты | Файлообменник | Регистрация | Вебмастер | RSS
Лето 7527 от сотворения мира. При использовании материалов сайта ссылка на caxapу обязательна.
MMI © MMXIX