16+
Воскресенье
15 сентября
Вход |Карта сайта |Upload |codebook | PARTS

 О смысле всего сущего 0xFF

 Средства и методы разработки

 Мобильная и беспроводная связь

 Блошиный рынок Объявления

caxapa

Микроконтроллеры ARM 

AVR PIC MSP PLD,FPGA,DSP 

Кибернетика Технологии 

Схемы, платы, компоненты 

Средства и методы разработки

 
Новая темаПравила РегистрацияСтатистика Архив
Вернуться в конференциюТопик полностью
Evgeny_CD  (15.02.2019 01:02, файл(ы), ссылка, просмотров: 282)
[Идеальная отладочно-макетная плата] почти создана -> Они читали мои посты! 
Там, конечно, неправильно поделены IO, на всякие WiFi и прочая - но зато можно всласть повозиться с ESP8266. По сути все остальное верно: -- 10/100/1000 Ethernet на правильном PHY, от которого полное описание открыто лежит на Microchip, и который имеет вариант с IEEE 1588v2 PTP Start of Frame (SOF) detection в том же корпусе -- все на плате !BGA. Все паяется вручную. Хотя SmartFusion2 в корпусах BGA 1.0 хватает. Делаем разводку под то, что там надо отладить - и вперед. 4-х слойки с достаточно дубовыми нормами хватит. 1G линк позволяет не задумываться о ширине канала на ПК. Все можно отладить. ПК можно использовать как "удаленный сопроцессор" для MCU :)
Прикреплённые файлы:
Microsemi_SmartFusion2_SoC_FPGA_Product_.pdf:2334 K

Главная | Карта сайта | О проекте | Проекты | Файлообменник | Регистрация | Вебмастер | RSS
Лето 7528 от сотворения мира. При использовании материалов сайта ссылка на caxapу обязательна.
MMI © MMXIX