16+
Воскресенье
22 сентября
Вход |Карта сайта |Upload |codebook | PARTS

 О смысле всего сущего 0xFF

 Средства и методы разработки

 Мобильная и беспроводная связь

 Блошиный рынок Объявления

caxapa

Микроконтроллеры ARM 

AVR PIC MSP PLD,FPGA,DSP 

Кибернетика Технологии 

Схемы, платы, компоненты 

ARM-контроллеры

 
Новая темаПравила РегистрацияСтатистика Архив
Вернуться в конференциюТопик полностью
Молодой коллега  (09.03.2019 10:20) , в ответ на вопрос, в момент сброса BOOT0 и есть BOOT0? автор: Лагунов
По другому вроде и не может быть. В момент сброса - BOOT0, после - SWCLK. Такое нашел: 
Upon reset, these pins are configured as SW debug alternate functions, and the internal pull-up on PA13 pin and the internal pull-down on PA14 pin are activated 45 PA13 I/O FT (4) SWDIO, IR_OUT,EVENTOUT - 46 PA14-BOOT0 I/O FT (4) SWCLK, USART2_TX,EVENTOUT BOOT0
Главная | Карта сайта | О проекте | Проекты | Файлообменник | Регистрация | Вебмастер | RSS
Лето 7528 от сотворения мира. При использовании материалов сайта ссылка на caxapу обязательна.
MMI © MMXIX