ВходНаше всё Теги codebook 无线电组件 Поиск Опросы Закон Пятница
3 мая
503203 Топик полностью
Evgeny_CD, Архитектор (03.04.2014 00:00, просмотров: 222) ответил fk0 на А у тебя есть шибко мудрёные алгоритмы управления не ложащиеся на простейший автомат на десятке триггеров (на CPLD)? И потом на частоте 1МГц хотя бы -- сколько тактов на цикл? А ток потребления вычислителя? Если речь не о амперах -- очень даже
Двухтактник на частоте 100 КГц творит чудеса в смысле мощности на мелком кольце. 50 МГц/100 КГц - 500 тактов на каждый полный цикл, 250 тактов на полуцикл. Не очень много, но успеть можно. На худой конец, можно на 50 КГц уйти. "Хитрые" алгоритмы часто порождение невозможности проводить простейщие вычисления в классическом PWM контроллере. То, что полоса обратной связи будет равна тактовой частоте PWM - "обычные" контроллеры DC-DC могут о таком только мечтать. И опять же, необходимость обеспечить устойчивость ОС при работе с крайне примитивными алгоритмами регулирования часто порождает "хитрые алгоритмы". Ток потребления 20 ма в данном случае допустим. Я не говорю, что отлил серебряную пулю.