- Посоветуйте лучшую плату для старта FPGA. Минималку, дешевую или
фричество не надо. Бюджет чем меньше, тем лучше. Интересует
майнстрим, самый употребимый выбор интернета с наибольшим
количеством проектов и примеров, так чтобы на ней (обвесив?) можно
было сделать что-то интересное, реальные проекты SDR, видео, DSP,
CPU софткорки, 8-битные компы. Имеет значение софт на компе, чтобы
тут не было извращений, поставил и поехал. И чтоб FPGA чип фирма
плата были употребимы для Std(75 знак., 02.04.2022 21:35,
, pld, полностью)
- Ценовой диапазон огромный. Вы готовы 100к рублей выложит и столько
же за софт? Если нет, то вот бюджетный вариант с примерами
проектов. Кстати, примеры и периферия - самые важные вещи для
новичка (имхо). Costic(1 знак., 05.04.2022 14:40, ссылка)
- Ну сейчас все в стопоре чего выбрать. Хотя у них не возникает
проблема с переходом из одного семейства на другое. Проблема в
использовании того, что есть доступно сейчас. Основные игроки FPGA
Altera и Xilinx выпали в осадок и это не связано с санкциями. Это
общая тенденция на рынке. А санкции просто проблему усиливают. Что
касается выбора то основное усилие надо уделять базовым знаниям.
Если хорошо понять принципы проектирования FPGA и знать один из
основных языков framer(592 знак., 03.04.2022 20:32, ссылка, ссылка)
- я когда-то хотел взять примерно за $100 плату на артиксе-100. на
ней было достаточно интерфейсов. и это был артикс, который ещё
через iSE можно было зашить - Mahagam(03.04.2022 12:27)
- На Хабре почитайте, какие платы для чего пользуют. - Visitor(03.04.2022 12:12)
- Посмотрите Tang nano 4K или 9K - Kota(03.04.2022 12:00)
- Нужно покупать плату с максимально полным набором компонентов под
конкретную задачу или круг задач. Так как потом придется
переделывать/переучиваться. - BlackMorda(03.04.2022 10:25)
- Господа, наведите, пожалуйста, на лекарство для Altera ARM DS-5. - dsnejko(01.05.2022 23:57, pld)
- Сборка SoftCPU на FPGA Trion Evgeny_CD(8 знак., 30.01.2022 17:21, pld, youtube, полностью)
- Сотик на FPGA XC7S50. Precursor Mobile, Open Hardware, RISC-V
System-on-Chip (SoC) Development Kit Evgeny_CD(2 знак., 19.03.2022 17:05, pld, ссылка, ссылка, полностью)
- Sipeed Lichee Tang Nano 4K Gowin FPGA плата разработки с HDMI и
интерфейсом камеры за $15 -> MBedder(3 знак., 13.03.2022 15:23, pld, ссылка, ссылка, полностью)
- есть рабочий проект на вериологе под xc3s50. как правильно
портировать проект на иной камень - xc3s200а? m16(552 знак., 26.12.2021 21:00, pld, полностью)
- Китай разрешил AMD поглотить Xilinx, но выдвинул ряд условий Evgeny_CD(1 знак., 27.01.2022 22:05, pld, ссылка, полностью)
- Забудьте про Xilinx. Системы разработки недоступны из РФ с их
сайта. Думаю, ИМС тоже. - VVB(28.02.2022 11:51)
- AMD стала намного сильнее. Все регуляторы одобрили покупку Xilinx
Сделка будет закрыта на днях. Evgeny_CD(1 знак., 11.02.2022 16:16, ссылка)
- Две американские компании, объясните зачем им китайское разрешение
для совокупления? - Moлoдoй кoллeгa(28.01.2022 08:23)
- Я еще в конце 90-х сказал, что придет время, когда программа будет
выполняться не в CPU, а в FPGA. Похоже все идет к тому. С++ в этом
светлом будущем придет каюк? - Codavr(27.01.2022 23:54)
- Для вычислений нет единого оптимального решения. CPU, FPGA и ASIC
закрывают практическуи всю "площадь" задач. Суперкомпьютеры и GPU
закрывают остальное. - misyachniy(28.01.2022 12:52)
- вспоминаются транспьютерные ускорители начала 90х... - sav6622(28.01.2022 11:18)
- 65-50нМ процессоры уровня Атлон или не помню какая Корка, работали
на 2-2,5ГГц. Аналогичные по проектным нормам ФПГА с трудом
организуют какой арифметичный узел на 250-300МГц. Т.к. ФПГА
универсальная приблуда, а процессор, узкозаточенная. За
универсальность приходицца платить высокой избыточностью жылеза и,
соотв., меньшей скорострельностью. Зато на задачах с высокой
степенью параллелизацыи, 300 МГц ФПГА кратно обует процессор по
производительности. - mse homjak(28.01.2022 01:19)
- Еще допустимую степень конвейризации стоит упомянуть. - Evgeny_CD(28.01.2022 01:51)
- Я говорил о следующем. Evgeny_CD(700 знак., 28.01.2022 16:30)
- Ну у ФПГА умножитель умножает на 300 и хоть оконвейеризируй его,
выше работать не будет. У процессора и скорость выше, и некое
распараллеливание арифметики тоже в наличии. У ФПГА принципиальный
косяк в универсальности и избыточности. - mse homjak(28.01.2022 10:17)
- выше 300 работать не будет. но 65nm Spartan имеет до 180
умножителей. которые можно загрузить работой на 100%. а у проца
какой процент команд умножения в программе? - Mahagam(28.01.2022 10:34)
- Я-ж обо што и пишу. Если задача ложится на ФПГА, какой гиговый ДСП
сосед у какого Цыклона-2 на 140МГц, не говоря обо што более жырное.
Но стоит написать корку какого АВР, то выясняецца, что МК с 0,35мкм
нормами уделывает 50-60нм аналога на равных частотах. Я уж не
говорю о потреблении. Потомушто АВР специализированная схема, а
ФПГА, универсальная. - mse homjak(28.01.2022 16:09)
- Если нужно много умножений, то их процент в соответствующей
программе будет немалым, если считать исполняемые команды, а
учитывая наличие параллельных ALU и конвейеризацию, то одновременно
может исполняться пара умножений каждый такт на частоте ~3ГГц с
предельной загрузкой 256битной шины DDR4 памяти, и это только одно
ядро и без SIMD. А, ктати, умножители в спартане плавучие или
целочисленные? - =AlexD=(28.01.2022 10:55)
- Нет, все станет C++. SystemC - оно из C++ сделано. - Evgeny_CD(28.01.2022 01:17)
- Кто-то работает? А то вопрос... POV(275 знак., 28.02.2022 12:34, pld, полностью)
- У меня засада. Для начального освоения FPGA по Х&Х в порядке
домашнего хобби приобрёл недорогую оценочную плату на серийно
выпускаемом Spartan-6. VVB(665 знак., 27.02.2022 16:55 - 17:12, pld, ссылка, полностью)
- с минимальными изменениями в синтаксисе все их примеры превращаются
в простой Verilog - Mahagam(27.02.2022 21:05)
- скажем так. практически любую версию ISE или Vivada можно скачать с
родного сайта xilinx. средство лечения абсолютно одинаковое (способ
лечения) для всех версий. А для современных вивадо есть вебпак на
большинство младших плис (ну собственно для тренировки на
кошечках). По хорошему стоит "забыть" про systemverilog для плис
младше 7-го семейств (с точки зрения масспродакшен). Сами среды
разработки самодостаточны (для начального и среднего уровня
работы). ISE для плис 6 -го Zoro(72 знак., 27.02.2022 19:14)
- Вот Х&Х аккуратнее используйте, все же думают, что это Хоровиц
и Хилл:-) - Visitor(27.02.2022 18:27)
- Это чего, я cmake пытался вкурить пару лет назад, ни один пример с
офсайта даже простейший! Не собирается в принципе, без допиливания - sav6622(27.02.2022 17:14)
- хез. я тоже начинающий, три сторонних проекта под спартан-3 на
верилоге синтезируются без проблем. среда та же 14.7, на торенте
нашёл без таблетки, с файлом лицензии. - m16(27.02.2022 17:08)
- Изучать программируемую логику по Х&Х, это надо очень одарённым
быть, если я, конечно, правильно это сокращение понял. - teap0t(27.02.2022 16:59)
- Прошлая тема не взлетела, т.к. телепаты в отпуске, а предложенные
рекомендации поверхностные, не катят они. Вопрос по тому как внутри
ПЛИС фиксируется фронт... POV(757 знак., 21.02.2022 13:05, pld, полностью)
- Переработал, не могу сообразить... POV(343 знак., 18.02.2022 10:35, pld, полностью)
- CellularRAM - любопытный тип SDRAM. Скрыты операции работы с
банками, есть вариант мультиплексированной шины A и D, есть вариант
раздельной. $6..7 для 256 Мбит. Больше нет. Может работать
синхронно и асинхронно. В FPGA можно сделать простой кастомный
контроллер, который под задачу даст очень небольшую задержку. Evgeny_CD(46 знак., 14.02.2022 23:37, pld, ссылка, ссылка, полностью)
- CLEAR is an open-source FPGA ASIC provided by efabless’ chipIgnite.
SoC RISC-V + мелкая FPGA Evgeny_CD(1 знак., 09.02.2022 00:51, pld, ссылка)
- PCIExpress 1.0 2.5GT/s analyzer на базе ПЛИС своими руками Evgeny_CD(1 знак., 26.01.2022 17:42, pld, ссылка, полностью)
- Простой проект осциллографа на Xilinx Evgeny_CD(1 знак., 25.01.2022 01:35, pld, ссылка, полностью)